ADC3242IRGZT

Texas Instruments
595-ADC3242IRGZT
ADC3242IRGZT

メーカ:

詳細:
アナログ・デジタルコンバータ - ADC Dual-Channel 14-Bit 50-MSPS Analog-to- A A 595-ADC3242IRGZR

ECADモデル:
無料のライブラリローダーをダウンロードし、お使いのECADツール用にこのファイルを変換してください。ECADモデルの詳細について

在庫状況

在庫:
在庫なし
工場リードタイム:
18 週間 工場生産予定時間。
最小: 1   倍数: 1
ユニット価格:
¥-
合計 額:
¥-
EST関税:
パッケージング:
完全リール(250の倍数で注文)
この製品は配送無料

価格 (JPY)

数量 ユニット価格
合計 額
カットテープ/ MouseReel™
¥7,217.6 ¥7,218
¥6,172.8 ¥61,728
¥5,913.6 ¥147,840
¥5,360 ¥536,000
完全リール(250の倍数で注文)
¥5,046.4 ¥1,261,600
† ¥750 MouseReel™の料金が追加され、ショッピングカートに加算されます。すべてのMouseReel™の注文は、キャンセルおよび返品できません。

製品属性 属性値 属性の選択
Texas Instruments
製品カテゴリー: アナログ・デジタルコンバータ - ADC
RoHS:  
ADC3242
SMD/SMT
VQFN-48
Serial LVDS
- 40 C
+ 85 C
Reel
Cut Tape
MouseReel
ブランド: Texas Instruments
組立国: Not Available
拡散国: Not Available
原産国: Not Available
ENOB - 有効ビット数: 11.9 Bit
特徴: Low Power
水分感度: Yes
消費電力: 148 mW
製品タイプ: ADCs - Analog to Digital Converters
SFDR - スプリアスフリー・ダイナミックレンジ: 90 dB
SINAD - 信号対雑音+歪み比: 73.3 dB
工場パックの数量: 250
サブカテゴリ: Data Converter ICs
製品が見つかりました:
類似製品を表示するには、チェックボックスを1つ以上選択します
このカテゴリーの類似製品を表示するには、上記のチェックボックスを1つ以上選択してください。
選択した属性: 0

この機能はJavaScriptを有効にすることが必要です。

JPHTS:
854239099
CNHTS:
8542319000
CAHTS:
8542390000
USHTS:
8542390030
TARIC:
8542399000
MXHTS:
8542399999
ECCN:
3A991.c.3

Texas Instruments ADC324x 14ビットアナログ・デジタルコンバータ(ADC)

Texas Instruments ADC324x 14ビットアナログ・デジタルコンバータ(ADC)は、高直線性、超低消費電力、デュアルチャネル、14ビット、25MSPS~125MSPのADCファミリです。このデバイスは、高い入力周波数信号と広いダイナミックレンジが要求される厳しい要件に対応できるように特別に設計されています。入力クロック分周器がシステムクロックのアーキテクチャ設計により高い柔軟性を与え、SYSREF入力が完全なシステム同期を可能にします。ADC34J4xファミリは、小振幅差動信号方式(LVDS)をサポートしてインターフェイスのライン数を低減してあるため、システムの統合密度を高めることが可能です。シリアルLVDSインターフェイスは2線式で、各々のADCデータのシリアル化と出力が2組のLVDS上で行われます。内部位相ロックループ(PLL)は流入してくるADCサンプリングクロックを増幅させてビットクロックを引き出し、そのビットクロックが各チャネルから出力される14ビットのデータをシリアル化するために使用されます。シリアルデータのストリームに加えて、フレームとビットクロックはLVDS出力としても送信されます。

ADC3x高速12/14ビットADC

Texas Instrument ADC3x高速12/14ビットアナログデジタルコンバータは、高直線性、超低消費電力、デュアルチャネル、12ビットまたは14ビット、25MSPS~125MSPSのアナログデジタルコンバータ(ADC)です。このデバイスは特に、高い入力周波数信号と広いダイナミックレンジが要求される厳しい要件に対応できるように設計されています。入力クロック分周器がシステムクロックのアーキテクチャ設計により高い柔軟性を与え、SYSREF入力が完全なシステム同期を可能にします。ADC3xは、小振幅差動信号方式(LVDS)をサポートしてインターフェイスのライン数を低減してあるため、システムの統合密度を高めることが可能です。シリアルLVDSインターフェイスは2線式で、各々のADCデータのシリアル化と出力が2組のLVDS上で行われます。内部位相ロックループ(PLL)は受信したADCサンプリングクロックを増幅させてビットクロックを引き出し、そのビットクロックが各チャネルから出力される12ビットまたは14ビットのデータをシリアル化するために使用されます。
詳細