Analog Devices Inc. SHARC®プロセッサ

Analog Devices SHARC® は、優れたコアおよびメモリ性能、際立ったI/Oスループットを備え、浮動小数点DSP市場で優位に立っています。これらのプロセッサは、優れたコアとメモリパフォーマンスおよび際立ったI/Oスループット機能の平衡をとるSuper Harvardアーキテクチャに基づいています。SHARCプロセッサは、大容量メモリアレイとアプリケーション固有の周辺機器を統合し、製品開発と市場投入までの時間の削減を簡素化するように設計されています。これらのプロセッサは、自動車、プロセス制御、モーター制御アプリケーションで使用されます。

特徴

  • 32/40ビットIEEE浮動小数点演算
  • 64ビット製品および80ビット蓄積を備えた32ビット固定小数点乗算器
  • 演算パイプラインなし
  • ハードウェアにおいて6つのネストレベルのゼロ架上ルーピング
  • 豊富な代数学アセンブリ言語構文
  • 命令セットは条件演算、ビット操作、除算および平方根、ビットフィールドデポジットと抽出をサポート
  • DMAによって、プロセッサの介入なしにフルクロックレートでゼロ架上バックグラウンド転送が可能

アプリケーション

  • 車載
  • パワーおよびモータ制御
  • プロセス制御
  • 警備/防犯装置
  • テストおよび測定

ビデオ

SHARC+プロセッサ

Analog SHARC+プロセッサは、デュアル強化された、高性能浮動小数点コアを実現します。これらのプロセッサは、車載用温度範囲において低システム電力を提供します。SHARC+プロセッサには、最大1MBのECC保護付きの大型オンチップL2 SRAMが備わっています。

製品リストを表示 

その他の資料 
データシート

特徴

  • SHARC+コアあたり最大 450MHz
  • パリティ搭載で1コアあたり最大3MB L1 SRAMメモリ(キャッシュとして設定するオプション機能)
  • 32ビット、40ビット、64ビットの浮動小数点サポート
  • 32ビットの固定サポート
  • 強力なDMAシステム
  • オンチップメモリ保護

機能ブロック図

Analog Devices Inc. SHARC®プロセッサ

Planning For Success In Real-Time Audio Processing

A standalone audio DSP optimized for low latency processing is likely to lead to increased robustness, decreased development time, and optimal scalability to accommodate future system needs and performance tiers.

Learn More

公開: 2013-05-23 | 更新済み: 2025-10-01