NXP Semiconductors LPC18Sx ARM® Cortex® MCU

NXP Semiconductors LPC18Sxファミリは、組み込みアプリケーション用にARM® Cortex®-M3ベースのMCUを搭載しています。ARM Cortex-M3は、低消費電力、強化したデバッグ機能、高レベルのサポートブロック統合などのシステム強化を実現する、次世代コアを特徴としています。ARM Cortex-M3 CPUは3ステージのパイプラインを統合しており、最高180MHzのCPU周波数で動作します。ハーバードアーキテクチャにより、個別ローカル指示、データバス、周辺機器用サードバスを提供します。また、ARM Cortex-M3 CPUには、投機的分岐に対応した内部プリフェッチユニットを備えています。LPC18Sx ARM Cortex-M3ベースMCUには、最高200kBのオンチップSRAM、AESエンジンを用いたセキュリティ機能、クワッドSPIフラッシュインターフェース(SPIFI)、状態設定可能タイマー/PWM(SCTimer/PWM)サブシステム、2個の高速USBコントローラ、イーサネット、LCD、外部メモリコントローラ、複数のデジタル/アナログ周辺機器が含まれています。

特徴

  • Processor core
    • Arm Cortex-M3 processor, running at CPU frequencies of up to 180MHz
    • Arm Cortex-M3 built-in Memory Protection Unit (MPU) supporting eight regions
    • Arm Cortex-M3 built-in Nested Vectored Interrupt Controller (NVIC).
    • Non-Maskable Interrupt (NMI) input
    • JTAG and serial wire debug, serial trace, eight breakpoints, and four watchpoints
    • Enhanced Trace Module (ETM) and Enhanced Trace Buffer (ETB) support
    • System tick timer
  • On-chip memory
    • 200kB SRAM for code and data use
    • Multiple SRAM blocks with separate bus access
    • 64kB ROM containing boot code and on-chip software drivers
    • 64-bit One-Time Programmable (OTP) memory for general-purpose use
    • Two banks (256 bit total) One-Time Programmable (OTP) memory for AES key storage
      • One bank can store an encrypted key for decoding the boot image
  • AES engine encryption and decryption of the boot image and data with DMA support and programmable via a ROM-based API
  • Clock generation unit
    • Crystal oscillator with an operating range of 1MHz to 25MHz
    • 12MHz internal RC oscillator trimmed to 1.5 % accuracy over temperature and voltage
    • Ultra-low power RTC crystal oscillator
  • Serial interfaces
    • Quad SPI Flash Interface (SPIFI) with 1-, 2-, or 4-bit data at rates of up to 52MB per second
    • 10/100T Ethernet MAC with RMII and MII interfaces and DMA support for high throughput at low CPU load
      • Support for IEEE 1588 timestamping/advanced time stamping (IEEE 1588-2008 v2)
  • Digital peripherals
    • External Memory Controller (EMC) supporting external SRAM, ROM, NOR flash, and SDRAM devices
    • LCD controller with DMA support and a programmable display resolution of up to 1024H x 768V
  • Analog peripherals
    • One 10-bit DAC with DMA support and a data conversion rate of 400kSamples/s
    • Two 10-bit ADCs with DMA support and a data conversion rate of 400kSamples/s
      • Up to eight analog channels tota
      • Each analog input is connected to both ADCs

アプリケーション

  • Communication hubs
  • Embedded audio applications
  • Automotive aftermarket
  • Industrial control
  • Power management
  • Industrial automation
  • Consumer health devices
  • White goods

ビデオ

Block Diagram

ブロック図 - NXP Semiconductors LPC18Sx ARM® Cortex® MCU
View Results ( 12 ) Page
部品番号 プログラム メモリ サイズ データ RAM サイズ データ ROM サイズ I/O 数 インタフェース タイプ
LPC18S37JBD144E 1 MB 136 kB 16 kB 83 I/O CAN, I2C, Ethernet, SPI, UART, USB
LPC18S57JBD208E 1 MB 136 kB 16 kB 142 I/O CAN, I2C, Ethernet, SPI, UART, USB
LPC18S10FBD144E 0 B 136 kB 64 kB 83 I/O CAN, I2C, SPI, UART
LPC18S10FET100E 0 B 136 kB 64 kB 49 I/O CAN, I2C, SPI, UART
LPC18S10FET180E 0 B 16 kB SPI, SSP, UART
LPC18S30FBD144E 0 B 200 kB 64 kB 83 I/O CAN, I2C, Ethernet, SPI, UART, USB
LPC18S30FET100E 0 B 200 kB 64 kB 49 I/O CAN, I2C, Ethernet, SPI, UART, USB
LPC18S30FET256E 0 B 200 kB 64 kB 164 I/O CAN, I2C, Ethernet, SPI, UART, USB
LPC18S37JET100E 1 MB 136 kB 16 kB 49 I/O CAN, I2C, Ethernet, SPI, UART, USB
LPC18S50FET180E 0 B 200 kB 64 kB 118 I/O CAN, I2C, Ethernet, SPI, UART, USB
公開: 2015-03-03 | 更新済み: 2022-03-11