NXP Semiconductors SJA1124クワッドLINマスタ・トランシーバ

NXP Semiconductors SJA1124クワッド・ローカル・インターコネクト・ネットワーク(LIN)マスタ・トランシーバには、各チャンネルでのマスタ終端付LINマスタ・コントローラとLINトランシーバが搭載されています。このデバイスは、LIN物理層経由でLINマスタを物理LINバスに転送します。SJA1124 LINマスタ・トランシーバは、最高20kBdまでのボー・レートを使用して車内用サブネットワーク向けに設計されています。このLINマスタ・チャンネル・デバイスは、LIN 2.0、LIN 2.1、LIN 2.2、LIN 2.2Aに準拠しています。シリアル・ペリフェラル・インターフェイス(SPI)および割込出力によって、SJA1124とマイクロコントローラとの間のインターフェイス接続が実現しています。

SJA1124は、SPIで受信した送信データ・ストリームを、LINバス上で送信されるLINマスタ・フレームに変換します。LINマスタ・フレームは、最適化されたバス信号として送信され、電磁放射(EME)を最小限に抑えます。SJA1124のウェイクアップは、LINピンから可能です。また、低消費電力モードではSPIインターフェイスから可能です。

特徴

  • 4つのLINマスタ・チャンネル:
    • LINマスタ・コントローラ
    • LINトランシーバ
    • ダイオードと1kΩ±10%のレジスタで構成されているLINマスタ終端
  • 準拠:
    • LIN 2.0、LIN 2.1、LIN 2.2、LIN 2.2A
    • ISO 17987-3:2016およびISO 17987-4:2016 (12V LIN)
    • SAE J2602-1
  • SPIまたはLINを使用したウェイクアップによる低消費電力モードでの非常に低い消費電流
  • INHN出力を使用した外付け電圧レギュレータの制御(オプション)
  • ボーレート最大20kBd向けに最適化されたバス信号の形状
  • マイクロコントローラが搭載されている通信用SPI
  • 割り込みを個別に設定可能
  • 複数のSJA1124デバイス全体で同期LINフレーム伝達を促進
  • 3.3Vおよび5Vマイクロコントローラとの直接インターフェイス接続を目的としたVIO入力
  • LINマスタ・コントローラ用のオンチップ位相ロック・ループ(PLL)
  • 非電源状態でのパッシブ動作
  • 低電圧検出
  • 自動光学検査(AOI)機能の向上をサポートしているリードレスDHVQFN24パッケージ(3.5mm × 5.5mm)
  • LINマスタ・コントローラ:
    • LINチャンネルごとに独立:
      • ボー・レート
      • 動作モード
      • ステータスと割り込み
    • 完全LINフレーム処理および転送
    • LINフレーム当たり1つの割り込み
    • スレーブ応答タイムアウト検出
    • プログラマブル・ブレーク時間長
    • 自動同期フィールドの生成
    • プログラマブル・ストップ・ビット長
    • ハードウェア・パリティ生成
    • ハードウェアまたはソフトウェア・チェックサム生成
    • 故障閉じ込め
    • 分数ボー・レート発生器
  • 保護方式:
    • 優れた高電磁耐性(EMI)
    • LIN1〜LIN4およびBATピンを対象とした、IEC61000-4-2に準拠した±6kV ESD保護
    • 車載環境でのトランジェントに対して保護されたバス端子とバッテリ端子(ISO 7637)
    • バッテリとグランドに接続されたバス端子の短絡保護
    • LINドミナント・タイムアウト機能
    • 熱保護

SJA1124のブロック図

ブロック図 - NXP Semiconductors SJA1124クワッドLINマスタ・トランシーバ

SJA1124のアプリケーション回路図

アプリケーション回路図 - NXP Semiconductors SJA1124クワッドLINマスタ・トランシーバ

ビデオ

公開: 2018-12-09 | 更新済み: 2025-02-07