Texas Instruments LMK04714-Q1デュアルループ クロック ジッタ クリーナー

Texas InstrumentLMK04714-Q1デュアルループ クロック ジッタ クリーナーは、宇宙アプリケーション向けの JEDECJESD204B/Cサポートを備えた高性能クロック コンディショナーです。PLL2 からの各14クロック出力は、7 つのJESD204B/Cコンバータを駆動するように構成できます。Texas Instrument LMK04714-Q1、デバイスと SYSREF クロックを使用して他のロジック デバイスを駆動することもできます。SYSREF は、DC 結合と AC 結合の両方を使用して提供できます。このデバイスはJESD204B/Cアプリケーションに限定されないため、14出力は従来のクロック システム用の高性能出力として個別に構成できます。

特徴

  • AEC-Q100グレード1(-40°C~125°C)
  • 3255MHz最大クロック出力周波数
  • マルチモード: デュアル PLL、シングル PLL、クロック分配
  • 6GHz外部 VCO または分配入力
  • 超低ノイズ、2500MHz
    • 54fs RMS ジッタ (12kHz~20MHz)
    • 64fs RMS ジッタ (100Hz~20MHz)
    • -157.6dBc/Hz ノイズフロア
  • 3200MHzでの超低ノイズ
    • 61fs RMS ジッタ (12kHz~20MHz)
    • 67fs RMS ジッタ (100Hz~100MHz)
    • -156.5dBc/Hz ノイズフロア
  • PLL2
    • -230dBc/Hzの PLL FOM
    • -128dBc/Hzの PLL 1/f
    • 最大320MHzの位相検出器レート
    • 2 つの統合 VCO:2440MHz~2600MHzおよび2945MHz~3255MHz
  • 最大14個の差動デバイス クロック
    • CML、LVPECL、LCPECL、HSDS、LVDS、および2xLVCMOSのプログラム可能な出力
  • 最大1のバッファリングされた VCXO/XO 出力
    • LVPECL、LVDS、2xLVCMOSプログラム可能
  • 1 ~ 1023 CLKOUT 整数分周器
  • 1-8191 SYSREF 整数除算器
  • SYSREF クロック用の 25 ps ステップのアナログ遅延
  • デバイス クロックと SYSREF のデジタル遅延と動的デジタル遅延
  • PLL1 によるホールドオーバー モード
  • PLL1 または PLL2による0遅延
  • 高信頼性
    • 制御されたベースライン
    • 1つの組み立て/テストサイト
    • 1つの製造サイト
    • 製品ライフサイクルの延長
    • 拡張製品変更通知
    • 製品のトレーサビリティ

アプリケーション

  • 車載レーダー
  • データコンバータのクロッキング
  • LIDAR

機能ブロック図

ブロック図 - Texas Instruments LMK04714-Q1デュアルループ クロック ジッタ クリーナー
公開: 2024-01-15 | 更新済み: 2024-01-22