Texas Instruments SN65DSI84/SN65DSI84-Q1 DSI to FlatLinkブリッジ

Texas Instruments SN65DSI84/SN65DSI84-Q1 DSI to FlatLink™ブリッジはシングルチャンネルMIPI D-PHYレシーバ・フロントエンド構成で、チャンネルあたり4レーンを備えており、1レーン当たり1Gbps、および4Gbpsの最大入力帯域幅で動作します。MIPI DSI 18bpp RGB666/24bpp RGB888パケットのブリッジをデコードしています。また、デバイスは、フォーマットされたビデオデータストリームFlatLink™互換LVDS出力25MHz~154MHzからピクセルクロックに変換し、リンクあたり4つのデュアルリンクLVDSを提供しています。SN65DSI84/SN65DSI84-Q1は、WUXGA 1920 x 1200 60フレーム/秒に最適で、最大24ビット/ピクセルです。部分的なラインバッファリングが実装されて、DSIとLVDSインターフェイス間ではデータストリームのミスマッチに対応しています。SN65DSI84-Q1デバイスは、車載用アプリケーションに対応するAEC-Q100認定を受けています。

特徴

  • MIPI® D-PHYバージョン1.00.00、物理層フロントエンドとディスプレイ・シリアル・インターフェイス(DSI)バージョン1.02.00を実装
  • 1チャネルあたり最大1Gbpsで動作する1、2、3、または4つのD-PHYデータレーン用のシングルチャンネルDSIレシーバ
  • RGB666 /ビデオフォーマットのDSI 18bppおよび24bpp RGB888パケット
  • 60fps WUXGA 1920 × 1200解像度@ 18bppおよび24bpp色、60fps 1366 × 768 @ 18bppおよび24bppに最適
  • シングルリンクまたはデュアルリンクLVDS用に構成可能なのFlatLink™出力
  • シングルチャンネルDSI対デュアルリンクLVDS動作モードをサポート
  • デュアルリンクまたはシングルリンクモードでの、25MHz~154MHzのLVDS出力クロック範囲
  • LVDSピクセルクロックは、フリー・ランニング連続D-PHYクロックまたは外部リファレンスクロック(REFCLK)1.8VメインVCC電源から給電可能
  • 低消費電力機能には、シャットダウンモード、削減されたLVDS出力電圧スイング、コモンモード、MIPI超低消費電力状態(ULPS)サポートを含む
  • PCB配線の容易化に向けたLVDSチャンネルSWAP、LVDS PINの順方向リバース機能
  • ESD定格±2kV(HBM)
  • 64ピン、5mm×5mm BGA(ZQE)に格納
  • 温度範囲: –40°C~85°C

アプリケーション

  • タブレットPC、ノートPC、ネットブック
  • モバイルインターネットデバイス

機能ブロック図

ブロック図 - Texas Instruments SN65DSI84/SN65DSI84-Q1 DSI to FlatLinkブリッジ
公開: 2017-07-21 | 更新済み: 2025-07-03