Renesas Electronics SLG47011 GreenPAKプログラマブル混合信号マトリックス
ルネサス エレクトロニクス(Renesas Electronics)SLG47011 GreenPAKプログラマブル混合信号マトリックスは、一般的に使用されるアナログデジタル変換および混合信号機能を対象とした小型低消費電力ソリューションです。構成可能なロジックと組み合わせて使用される柔軟性に富んだデータ収集システムによって、最小限のコストで多種多様な機能を実装する方法を実現します。ユーザーは、ワンタイムプログラマブル(OTP)不揮発性メモリ(NVM) をプログラミングすることによって回路設計を作成し、相互接続ロジック、マクロセル、IOピンを構成できます。SLG47011は、家電、ハンドヘルド/ポータブル電子機器、産業用オートメーション/制御、パーソナルコンピュータ/サーバ、PC周辺機器、バッテリの電圧/電流モニタリング、およびパワーモニタに最適です。特徴
- SARアナログ・デジタル・コンバータ(ADC)
- 14、12、10、8ビットの選択可能な分解能
- 8ビットモードで最大2.35Msps
- 最大4xアナログチャンネルのサンプリング
- 出力オプション:パラレル、I2C、SPI
- プログラム可能ゲインアンプ
- 1x ~ 64xゲイン選択
- 差動、シングルエンドモード
- MathCore - 乗算器、加算器、減算器、シフタオプション
- 4x独立データバッファ
- バッファ長さ最大8x 16ビットワード
- オーバーサンプリングモード(ADC分解能の向上)
- 移動平均モード
- カウンタキャプチャモード
- 4096ワードx 12ビットメモリテーブルマクロセル
- フルレンジモードまたは2レンジモード
- ADCデータの線形化または任意のy = F(x)関数
- ADDRデータ/ストレージモード
- 16ビット・マルチチャンネル・デジタルコンパレータ(MDCMP)
- 最大4x独立チャンネルのサンプリング
- 静的または動的閾値
- 各チャンネルのヒステリシスオプション
- パルス幅変調(PWM) マクロセル
- 解像度: 12ビット
- 動的デューティサイクル変更(最大4096デューティサイクル値)
- 幅コンバータマクロセル
- 12ビット パラレルデータ出力
- オプション出力:12x 1ビット、6x 2ビット、3x 4ビット
- 12ビット333kspsデジタル・アナログ・コンバータ(DAC)
- 選択可能な電流ソース
- 統合電圧基準(VREF)
- 設定可能なヒステリシスとリファレンスが備わった高速アナログコンパレータ
- 18xコンビネーション機能マクロセル
- 2x 2ビットLUTまたはDFF/ラッチマクロセル
- 8x 3ビットLUTまたはDFF/ラッチ(セット/リセット搭載)
- 6x選択可能なDFF/ラッチまたは3ビットLUTまたはシフトレジスタ
- 2x 4ビットLUTまたはDFF/ラッチ(セット/リセットマクロセル搭載)
- 14xマルチ機能マクロセル
- 10x選択可能なDFF/ラッチまたは3ビットLUT +12ビット遅延/カウンタ
- 2x選択可能なDFF/ラッチまたは4ビットLUT +16ビット遅延/カウンタ/FSM
- 1x選択可能なDFF/ラッチまたは3ビットLUT +12ビット遅延/カウンタ/FSM
- 12ビットメモリ制御アップ/ダウンカウンタ
- 通信インターフェイス:SPIおよびI2C
- エッジ検出器出力を備えたプログラム可能遅延
- デグリッチフィルタまたはエッジ検出器
- 2x発振器(OSC)
- 2kHz/10kHz 発振器
- 20MHz/40MHz 発振器
- アナログ温度センサ
- CRC付きパワーオンリセット(POR)
- リードバック保護(リードロック)
- 電源:1.71V~3.6V
- 動作温度範囲
- SLG47011V: -40°C~+85°C
- SLG47011-EV: -40°C~+105°C
- 16ピン STQFNパッケージ、2.0mm x 2.0mm x 0.55mm、0.4mmピッチ
- ハロゲンフリー、RoHS準拠
アプリケーション
- 家電製品
- ハンドヘルドおよびポータブル電子機器
- 産業オートメーションおよびプロセス制御
- パーソナルコンピュータとサーバ
- PCの周辺機器
- バッテリ電圧と電流モニタリング
- パワーモニタ
データシート
- SLG47011-E - アナログ/デジタル データ収集システム搭載 拡張温度範囲対応 GreenPAK プログラマブル ミックスドシグナル マトリクス
- SLG47011 - アナログ/デジタル データ収集システム搭載GreenPAK プログラマブル ミックスドシグナル マトリクス
ビデオ
ブロック図
アナログ/デジタルブロック複合構造
公開: 2025-09-02
| 更新済み: 2025-12-30
