Texas Instruments Texas Instruments AM3358 Sitara 1GHz ARM Cortex-8マイクロプロセッサ
Texas Instruments AM3358 Sitara 1GHz ARM Cortex-8マイクロプロセッサは、ARM Cortex-8 32ビットRISCプロセッサをベースとしています。このプロセッサは600/800/1000MHzの周波数対応、1200/1600/2000のMIPS、3Dグラフィクスアクセラレータ(PowerVR SGX™)を搭載しており、ディスプレイとゲームの効果をサポートするように設計されています。このプロセッサは、2つのコントローラエリアネットワーク(CAN)、デュアルコアプログラマブルリアルタイムユニット(PRU)を装備しており、コンパクトな15.0x15.0mm 324ピンパッケージに納められています。EtherCAT、PROFIBUSなどの画像、グラフィクス処理、周辺機器、産業用インターフェースオプションで拡張されています。このデバイスは高レベルのオペレーティングシステム(HLOS)に対応します。Linux®およびAndroid™は、TIから無料で入手いただけます。このプロセッサはBeaglebone BlackおよびBeaglebone Greenのシングルボードコンピュータに搭載されます。特徴
- Up to 1GHz Arm®-Based Cortex®-A8 32-Bit RISC processor
- Programmable real-time unit subsystem and industrial communication subsystem (PRU-ICSS)
- Power, reset, and clock management (PRCM) module
- Real-time clock (RTC)
- Peripherals
- 2x USB 2.0 high-speed OTG ports with integrated PHY
- 2x industrial gigabit Ethernet MACs (10, 100, and 1000Mbps)
- 2x controller-area network (CAN) ports support CAN version 2 parts A and B
- 2x multichannel audio serial ports (McASPs)
- 6x UARTs
- 2x master and slave McSPI serial interfaces
- 3x MMC, SD, SDIO ports
- 3x I2C master and slave interfaces
- 4x banks of general-purpose I/O (GPIO) pins
- 3x external DMA event inputs that can also be used as interrupt inputs
- 8x 32-Bit general-purpose timers
- Watchdog timer
- SGX530 3D graphics engine
- LCD controller
- 12-bit successive approximation register (SAR) ADC
- 3x 32-Bit eCAP modules
- 3x enhanced high-resolution PWM modules (eHRPWMs)
- 3x 32-Bit enhanced quadrature encoder pulse (eQEP) modules
- Device identification
- Debug interface support
- DMA
- Inter-processor communication (IPC)
- Security: crypto hardware accelerators (AES, SHA, RNG)
- Boot modes
- On-chip memory (shared L3 RAM)
- External memory interfaces (EMIF)
アプリケーション
- Gaming peripherals
- Home and industrial automation
- Consumer medical appliances
- Printers
- Smart toll systems
- Connected vending machines
- Weighing scales
- Educational consoles
- Advanced toys
Functional Block Diagram
公開: 2016-01-08
| 更新済み: 2025-06-12
